TicoXS FPGA – новое решение intoPIX

TicoXS FPGA – новое решение intoPIXУстройство с IP-ядрами позволяет кодировать JPEG XS с высокой частотой кадров в реальном времени от 120 кадров в секунду до более чем 1000 кадров в секунду.

Расширенный спектр решений TicoXS можно использовать в системах высокоскоростных камер для замедленного вещания и промышленных приложений.

Новые возможности позволяют использовать облегченное IP-ядро TicoXS для высокоскоростного кодирования (и декодирования). В зависимости от выбранного IP-ядра 4K может идти до 480 кадров в секунду, HD до 1920 кадров в секунду — как в монохромном режиме, так и в 422 цветовой выборке и с одним кодировщиком. IP-ядра также не ограничиваются обычными широковещательными форматами кодирования: их можно использовать для любых других соотношений сторон, включая, например, 9:16.

В рабочих процессах с замедленным движением и системах воспроизведения высокоскоростной поток часто разделяется на несколько потоков, которые отправляются параллельно (в виде фаз). Например, поток HDTV 180 кадров в секунду отправляется на сервер воспроизведения в виде 3 потоков 3G-SDI (HDTV 60 кадров в секунду). На системном уровне и с помощью сжатия JPEG XS легко улучшить высокоскоростной рабочий процесс, просто отправив сжатый видеоконтент, который имеет ту же пропускную способность, что и несжатый поток 60 кадров в секунду, но захватывает 600 кадров в секунду. Это не только упрощает пропускную способность IP, но также упрощает синхронизацию между этими фазами, временными метками, хранилищем и архитектурой сервера воспроизведения.

«Этот выпуск intoPIX представляет интерес для тех, кто хочет создавать новые Slow-Mo или рабочие процессы с использованием высокоскоростных камер и датчиков. Эффективность полосы пропускания JPEG XS, используемого в сочетании с IP-протоколом SMPTE 2110-22, позволяет легко создавать более интеллектуальные системы», — сказал Франсуа-Пьер Клуэ, специалист по применению продуктов в intoPIX.

IP-ядра intoPIX JPEG XS позволяют сохранять качество изображения без потерь с низкой сложностью, низким энергопотреблением и нулевой задержкой. Они доступны как для Xilinx AMD, так и для Intel FPGA.

Источник